AT24C256中文資料 2009-11-15 09:43 特性 ?? 與1MHz I2C 總線兼容 ?? 1.8 到6.0 伏工作電壓范圍 ?? 低功耗CMOS 技術(shù) ?? 寫保護功能當(dāng)WP 為高電平時進入寫保護狀態(tài) ?? 64 字節(jié)頁寫緩沖器 ?? 自定時擦寫周期 ?? 100,000 編程/擦寫周期 ?? 可保存數(shù)據(jù)100 年 ?? 8 腳DIP SOIC 封裝 ?? 溫度范圍商業(yè)級工業(yè)級和汽車級 概述 CAT24WC256 是一個256K 位串行CMOS E2PROM 內(nèi)部含有32768 個字節(jié)每字節(jié)為8 位 CATALYST 公司的先進CMOS 技術(shù)實質(zhì)上減少了器件的功耗CAT24WC256 有一個64 字節(jié)頁寫緩沖器 該器件通過I2C 總線接口進行操作 管腳描述 管腳名稱 功能 A0 A1 地址輸入 SDA 串行數(shù)據(jù)/地址 SCL 串行時鐘 WP 寫保護 Vcc +1.8V 6.0V 電源 Vss 地 NC 未連接 極限參數(shù) 工作溫度工業(yè)級-55 +125 商業(yè)級0 +75 貯存溫度-65 +150 各管腳承受電壓-2.0V Vcc+2.0V Vcc 管腳承受電壓-2.0V +7.0V 封裝功率損耗Ta=25 1.0W 焊接溫度(10 秒) 300 口輸出短路電流100mA 功能描述 CAT24WC256 支持I2C 總線數(shù)據(jù)傳送協(xié)議I2C 總線協(xié)議規(guī)定任何將數(shù)據(jù)傳送到總線的器件作為 發(fā)送器任何從總線接收數(shù)據(jù)的器件為接收器數(shù)據(jù)傳送是由產(chǎn)生串行時鐘和所有起始停止信號的主器 件控制的CAT24WC256 是作為從器件被操作的主器件和從器件都可以作為發(fā)送器或接收器但由主 器件控制傳送數(shù)據(jù)發(fā)送或接收的模式 管腳描述 SCL 串行時鐘 CAT24WC256 串行時鐘輸入管腳用于產(chǎn)生器件所有數(shù)據(jù)發(fā)送或接收的時鐘這是一個輸入管腳 SDA 串行數(shù)據(jù)/地址 雙向串行數(shù)據(jù)/地址管腳用于器件所有數(shù)據(jù)的發(fā)送或接收SDA 是一個開漏輸出管腳可與其它開 漏輸出或集電極開路輸出進行線或wire-OR WP 寫保護 當(dāng)WP 腳連接到Vcc 所有內(nèi)存變成寫保護只能讀當(dāng)WP 引腳連接到Vss 或懸空允許器件進 行讀/寫操作 A0 A1 器件地址輸入 這些管腳為硬連線或者不連接對于單總線系統(tǒng)最多可尋址4 個CAT24WC256 器件參閱器件尋 址當(dāng)這些引腳沒有連接時其默認值為0 I2C 總線協(xié)議 I2C 總線協(xié)議定義如下 1 只有在總線空閑時才允許啟動數(shù)據(jù)傳送 2 在數(shù)據(jù)傳送過程中當(dāng)時鐘線為高電平時數(shù)據(jù)線必須保持穩(wěn)定狀態(tài)不允許有跳變時鐘線 為高電平時數(shù)據(jù)線的任何電平變化將被看作總線的起始或停止信號 起始信號 時鐘線保持高電平期間數(shù)據(jù)線電平從高到低的跳變作為I2C 總線的起始信號 停止信號 時鐘線保持高電平期間數(shù)據(jù)線電平從低到高的跳變作為I2C 總線的停止信號 器件尋址 主器件通過發(fā)送一個起始信號啟動發(fā)送過程然后發(fā)送它所要尋址的從器件的地址8 位從器件地 址的高5 位固定為10100 見圖5 接下來的2 位A1 A0 為器件的地址位最多可以連接4 個器件 到同一總線上這些位必須與硬連線輸入腳A1 A0 相對應(yīng)從器件地址的最低位作為讀寫控制位1 表示對從器件進行讀操作0 表示對從器件進行寫操作在主器件發(fā)送起始信號和從器件地址字節(jié)后 CAT24WC256 監(jiān)視總線并當(dāng)其地址與發(fā)送的從地址相符時響應(yīng)一個應(yīng)答信號通過SDA 線 CAT24WC256 再根據(jù)讀寫控制位R/W 的狀態(tài)進行讀或?qū)懖僮?應(yīng)答信號